更多"CPU配合Cache高速缓冲存储器工作,如果内存的存取周期时间为60m"的相关试题:
[单项选择]CPU配合Cache高速缓冲存储器工作,如果内存的存取周期时间为60ms,高速缓存的存取周期时间为15ms,命中率为90%,则高速缓冲单元的平均存取时间均为( )。
A. 22.75ms
B. 21.75ms
C. 18.5ms
D. 19.5ms
[单项选择]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是()。
A. 解决CPU、主存速度匹配
B. 增加CPU通用寄存器数量
C. 扩大主存容量
D. 扩大主存容量和增加CPU通用寄存器数量
[单项选择]在CPU芯片上集中的高速缓冲存储器(Cache)的作用是
A. 作普通内存
B. 保留机器关机或是断电时的信息
C. 作辅助存储器
D. 为了协调CPU与RAM之间的速度差问题
[单项选择]高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A. PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B. CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C. CPU访问CaChe“未命中”时,信息需从主存(DRA传送到CPU,这时CPU要插入等待状态
D. L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
[单项选择]在CPU中配置高速缓冲存储器(Cache)是为了解决( )。
A. 内存与辅助存储器之间速度不匹配的问题
B. CPU与辅助存储器之间速度不匹配的问题
C. CPU与内存储器之间速度不匹配的问题
D. 主机与外设之间速度不匹配的问题
[单项选择]高速缓冲存储器Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是______。
A. PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,达到了既降低成本又提高系统性能的目的
B. CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C. L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
D. CPU访问Cache“未命中”时,信息需从主存(DRA传送到CPU,这时CPU要插入等待状态